Проектирование высоковольтного стабилизатора

> З0 В) целесообразно
использовать схемы высоковольтных усилителей. На рис. 7.6 показана схема
высоковольтного стабилизатора, где ОУ "взвешен" относительно входа эмиттерного
повторителя, построенного на транзисторе V3. Характерной особенностью схемы
является наличие как ООС, так и ПОС в усилителе. В момент включения питания цепь
ООС выключена (стабилитрон VI заперт), вследствие чего выходное напряжение
нарастает релаксационно до уровня, при котором происходит пробой стабилитрона
VI. Уровень выходного стабилизированного напряжения определяется из условия
равенства напряжений на резисторах R1 и R5, т. е. Из показанной схемы видно, что независимо от
уровня выходного напряжения разность потенциалов между инвертирующим входом и
выходом ОУ равна U , потенциал неинвертирующего входа ОУ
примерно равен потенциалу инвертирующего входа ОУ, т. е. все напряжения между
электродами ОУ не превышают допустимой величины. В динамике потенциал
неинвертирующего входа ОУ может существенно отличаться от потенциала
инвертирующего входа ОУ в связи с низким быстродействием усилителя. Поэтому
между входами ОУ целесообразно включить диод, защищающий ОУ от опасных
напряжений.
U_exit:=Uv1*(1+R1/R2) Write('Напряжение питания, Ер,B:
');Read (Ep); WriteLn WriteLn ('Значение выходного напряжения
Uвых=',U_exit:2:5);